Nouvelles passionnantes sur MiSTer FPGA – Ajouts de Saturn, Nintendo 64, MiSTex et bien plus encore!

 

Script à distance

Le script à distance MiSTer a été mis à jour. Cela corrige un bug avec le navigateur de jeux affichant des fichiers commençant par un « . » et ajoute le support pour le projet #TapTo.

Lien de publication : https://twitter.com/wizzomafizzo/status/1747263345307394340

 

CPS2 Decap

Atrac17 a annoncé que le CPS2-B a été découplé. Toutes les cellules et les traces sont prêtes pour une implémentation en Verilog, un langage de description matérielle utilisé pour le développement FPGA. On dirait qu’il y a un développeur mystère qui travaille sur cela.

L’équipe de la collection coinop examinera bientôt les puces Nichibutsu et Toaplan.

Lien de publication : https://twitter.com/_atrac17/status/1746880958475682209

Lien du profil atrac17 Github : https://github.com/atrac17?tab=repositories

Lien de la page de support atrac17 : https://www.patreon.com/atrac17

Lien du profil Twitter atrac17 : https://twitter.com/_atrac17

 

MiSTex

Les schémas pour le baseboard FPGA MiSTeX sont en phase de finalisation. En examinant les schémas, on peut voir qu’ils sont pour un FPGA QMTech et comprennent des sections pour SNAC, SDRAM, microcontrôleur Raspberry Pi et plus encore.

Lien de publication : https://twitter.com/hansfbaier/status/1748201489968058533

Lien des designs : https://twitter.com/hansfbaier/status/1748215560452895006

Lien du PDF : https://twitter.com/hansfbaier/status/1748253413832544306

 

Nintendo 64

Le core Nintendo 64 a eu quelques problèmes de texture corrigés. Certains jeux concernés par ces problèmes sont Blast Corp, Beetle Adventure Racing, F1 Pole Position 64 et Top Gear Overdrive.

Il y a également eu une autre série de corrections RDP qui nettoient les bords des polygones et suppriment les problèmes de fade LOD.

Lien de publication : https://twitter.com/AzumFpg/status/1748389711796699163

Profil Github FPGAZumspass : https://github.com/RobertPeip

Page de support FPGAZumspass : https://www.patreon.com/FPGAzumSpass

Profil Twitter FPGAZumspass : https://twitter.com/AzumFpg

Lien de la deuxième publication : https://twitter.com/AzumFpg/status/1749085506837602592

 

Sega Saturn

Cette semaine a vu de nombreuses mises à jour du core Saturn. Il y a eu des mises à jour qui ont aidé à améliorer les jeux suivants.

Vandal Hearts – Ushinawareta Kodai Bunmei
Grandia
Darius Gaiden
Puyo Puyo 2
Sonic Wings Special,Street Fighter Collection,Waku Waku 7
Sonic Jam
Panzer Dragoon II Zwei
Sega Rally Championship 2

Commits Github : https://github.com/MiSTer-devel/Saturn_MiSTer

Profil Github srg320 : https://github.com/srg320?tab=repositories

Page de support srg320 : https://www.patreon.com/srg320/

Profil Twitter srg320 : https://twitter.com/srg320_

 

Cases YC

Si vous avez un adaptateur S-Video/Composite sans boîtier, Midori sur Twitter a posté des fichiers 3D qui fournissent des boîtiers pour eux, spécifiquement pour les adaptateurs Retrocastle et Ultimate MiSTer. Les fichiers 3D sont disponibles sur printables.com.

Lien de publication : https://twitter.com/meltmidori/status/1745076253642612873

 

Tropical Angel

Birdybro a mis à jour le core Tropical Angel avec ces changements.

– Palette de couleurs corrigée pour représenter plus fidèlement la sortie du moniteur d’arcade (merci à David Haywood pour la photo).
– Ajout d’une table de correspondance des couleurs pour un passage plus précis de RGB333 à RGB888 à la place du passage plus simple en concaténation.
– Mise à jour du framework (optimisations pll de FPGAzumspass qui ont économisé de la logique et ont facilité la fermeture de l’horloge, utilisation de la gamme de sortie complète par rapport à la sortie analogique ypbpr de wickerwaka)

Lien de publication : https://misterfpga.org/viewtopic.php?p=82367#p82367

Profil Github birdybro : https://github.com/birdybro

 

Carnival

Le core Carnival est presque prêt pour sa sortie. Il ne reste plus qu’à régler l’enregistrement et le chargement des meilleurs scores.

Lien de publication : https://twitter.com/mrjimmystones/status/1746292061324575046

Profil Jimmy Stones Github : https://github.com/JimmyStones?tab=repositories

Page de support Jimmy Stones : https://ko-fi.com/jimmystones

Profil Twitter Jimmy Stones : https://twitter.com/mrjimmystones

 

Configuration de MiSTer Retrocastle

RetroRGB a publié une vidéo sur les kits FPGA MiSTer de Retro Castle. La vidéo aborde les différentes versions en fonction de vos besoins, comme Double RAM ou si vous privilégiez la vidéo et l’audio analogiques. Regardez la vidéo pour voir si cette configuration vous convient.

Lien de la publication : https://www.youtube.com/watch?v=WTeJ1eJJx-4

Article : https://www.retrorgb.com/retro-castle-mister-kits.html

Article original en anglais

  • Carte mère Mister FPGA 32 Mo + hub USB V2.1 avec kit de boîtier en métal DIY pour Terasic DE10-Nano Mister FPGA (Noir)
    Port micro-USB en amont Connexion 5 V CC. Basé sur la puce FE2.1 Pour Mister-USB Hub Board : il s'agit d'un hub USB supplémentaire en option pour une connexion pratique des périphériques USB. Avec cette carte, le MiSTer dispose de ports USB supplémentaires qui s'adaptent parfaitement sous le châssis existant. Le pont USB se connecte parfaitement SoC DE10-Nano sans aucun supplémentaire.
  • Lichee Tang Nano Minimaliste FPGA Planche d'expérimentation en ligne 2020 (Tang Nano + écran 4,3")
    La carte FPGA Seeed Studio Sipeed Tang Nano est alimentée par un GW1N-1 FPGA et porte une puce de noyau GW1N-1-LV de faible puissance. La puce GW1N-1-LV offre le 1152 LUT4 qui contient 4 adresses pour RAM et 864 FF (Flip-Flop). La carte nano Tang a une petite taille compacte et un module DSP n'est pas inclus. Puce FPGA GWIN-1-LV: LUT4 1152, Flip-Flop 864, BSRAM (bits) 72K, flash utilisateur (bits) 96K, PLLs+DLLs 1+0, tension centrale 1,2 V Capacité de la puce PSRAM intégrée : 64 Mbits à 3,3 V, alimentation et interface de téléchargement : interface USB-C Oscillateur à cristal intégré de 24 MHz (démarré par CH552, tension d'alimentation externe de 5,0 V ± 0,2 V Tang nano wiki:tangnano.sipeed.com, Tang nanoDownload PDF:http://cn.dl.sipeed.com/TANG/Nano
  • eyYvxmep pour Carte MèRe Mister FPGA 32 Mo + Hub USB V2.1 avec Kit de BoîTier MéTallique Bricolage pour Terasic DE10-Nano Mister FPGA (Noir)
    Port micro-USB en amont Basé sur la puce FE2.1 Connexion 5V DC. pour Mister-USB Hub Board: il s'agit d'un concentrateur USB supplémentaire en option pour des connexions pratiques de périphériques USB. Avec cette carte, le pour MiSTer dispose de ports USB supplémentaires qui s'adaptent parfaitement sous le châssis existant. Le pont USB se connecte de manière transparente SoC DE10-Nano sans aucun supplémentaire.
  • Eysaure Carte de Développement Tang Nano 20K FPGA RISCV Linux pour Lecteur de Rétro Installation Facile Facile à Utiliser
    Il est doté d'une SDRAM intégrée de 64 Mbits à faible latence, qui facilite l'exécution de l'émulateur et facilite l'exécution des systèmes Linux soft-core. Tang Nano 20K est une carte mère utilisant Semiconductor GW2AR-18 QN88. La puce possède 20 736 tables de recherche logique (LUT4) et 15 552 registres (FF). Il y a deux PLL à l'intérieur et plusieurs unités . Prend en charge la multiplication 18 bits x 18 bits pour accélérer les opérations numériques. La carte utilise par défaut un oscillateur à cristal de 27 MHz pour multiplier l'horloge requise pour l'affichage compatible , et est également équipée d'une puce de génération d'horloge MS5351 pour générer une variété d'horloges requises à volonté. La puce BL616 intégrée de téléchargeur FPGA JTAG et de port série pour la communication avec le FPGA. La puce de téléchargement intégrée a été mise à niveau vers une interface USB2.0 , avec les fonctions de téléchargement JTAG haute vitesse, de communication série, de réception SPI haute vitesse et de configuration précise de l'horloge.

Laisser un commentaire

Votre adresse e-mail ne sera pas publiée. Les champs obligatoires sont indiqués avec *